セッション詳細

[A-6]VLSI設計技術

2024年9月13日(金) 10:00 〜 11:00
本館1号館 2階 1-254(日本工業大学)
座長:笹川 幸宏((株)ソシオネクスト)

[A-6-01]汎用高位合成系を用いた64ビットRISC-V機械語からのバイナリ合成

〇由良 駿1、石浦 菜岐佐1 (1. 関西学院大学)
PDFダウンロードPDFダウンロード

[A-6-02]一般化並列カウンタ(6,0,7;5)による多入力加算器の効率的FPGA実装

野田 麦1、◎叶 亮1、石浦 菜岐佐1 (1. 関西学院大学)
PDFダウンロードPDFダウンロード

[A-6-03]ゼロパディングフィルタ正規化を用いた Winograd-CNN アクセラレータ

〇高田 京佑1、新井 浩志1 (1. 千葉工業大学)
PDFダウンロードPDFダウンロード

休憩時間